PCB板串?dāng)_是什么?
串?dāng)_通俗點(diǎn)講是PCB板件,在無接觸的情況下,線路與線路之間能量轉(zhuǎn)移引起的干擾。串?dāng)_的形式主要有兩種,容性(電場(chǎng))和感性(磁場(chǎng))耦合。此兩種形式的噪聲耦合在實(shí)際情況中往往同時(shí)存在。串?dāng)_現(xiàn)象會(huì)引起電路板的信號(hào)完整性缺失及EMC測(cè)試不通過。

容性耦合和感性耦合引起的串?dāng)_模型
串?dāng)_的危害
◆串?dāng)_會(huì)降低電路板內(nèi)信號(hào)完整性
◆串?dāng)_會(huì)造成時(shí)鐘或者信號(hào)延遲
◆串?dāng)_產(chǎn)生過沖電壓和突變電流
◆串?dāng)_造成芯片邏輯功能紊亂

串?dāng)_導(dǎo)致的時(shí)序延遲現(xiàn)象
容性耦合產(chǎn)生的串?dāng)_
以微帶線為例,PCB板內(nèi)平行的兩條走線,分別可以理解為電容的兩個(gè)平行金屬極板,電容中間介質(zhì)為FR4極板和空氣。我們都知道電容的其中一個(gè)特性是通交流,所以當(dāng)其中一根走線上有高速交變的信號(hào)時(shí),這個(gè)交變的信號(hào)會(huì)耦合到另一根信號(hào)線上。這個(gè)等效電容我們也常稱為寄生電容。
感性耦合產(chǎn)生的串?dāng)_
同樣以微帶線為例,板內(nèi)兩根平行走線,其中一根線走高速信號(hào),當(dāng)信號(hào)流經(jīng)走線,產(chǎn)生交變的電流時(shí),會(huì)產(chǎn)生噪聲磁場(chǎng),磁場(chǎng)產(chǎn)生的磁力線會(huì)向周圍發(fā)射。此時(shí)另一根靠近且平行于它的走線附近磁力線會(huì)很密集,根據(jù)法拉第感應(yīng)定律,此線在噪聲磁場(chǎng)內(nèi)會(huì)感應(yīng)到電壓。此現(xiàn)象類似于變壓器的工作原理。這個(gè)等效的變壓器我們稱為寄生電感。
常見降低PCB板串?dāng)_的方法
在高頻板中,串?dāng)_是不可避免的。我們只能減少它,讓串?dāng)_對(duì)PCB板的影響降到最低。以下是一些常見的降低串?dāng)_的方法:
1、線間保持足夠的安全距離
3W原則,走線間保持3倍線寬(W)的距離。3W原則可將串?dāng)_現(xiàn)象降低70%。對(duì)一些敏感信號(hào)間距可以拉大到10W。
2、中間層設(shè)置完整的GND平面
GND能吸收一部分電場(chǎng)和磁場(chǎng)噪聲,使這些噪聲不能順利擴(kuò)散到敏感信號(hào)上。
3.使用GND走線隔離
GND走線隔離,能有效減低容性耦合和感性耦合效應(yīng)。
4.減少高速信號(hào)的過孔
過孔會(huì)影響高速信號(hào)的阻抗,從而降低信號(hào)完整性,因此串?dāng)_會(huì)增加,對(duì)于高速信號(hào)要盡量減少過孔數(shù)。
5、高速信號(hào)走線與敏感信號(hào)走線盡量避免平行走線。
上述降低PCB板串?dāng)_的方法,各位儀表工程師可根據(jù)PCB具體情況,有選擇性的實(shí)施。
相關(guān)閱讀
儀表共模噪聲和差模噪聲的區(qū)別及噪聲處理措施
串模干擾和共模干擾成因及解決串模干擾和共模干擾辦法
